Микросхема представляет собой ОЗУ на 64 бит (16x4) с произвольной выборкой. Содержит 803 интегральных элемента. Корпус К155РУ2 типа 238.16-2, масса ≤ 2,5 г и у КМ155РУ2 типа 201.16-5, масса ≤ 2,5 г.
Корпус ИМС К155РУ2
Корпус ИМС К155РУ2
Корпус ИМС КМ155РУ2
Корпус ИМС КМ155РУ2
Условное графическое обозначение
Условное графическое обозначение
Назначение выводов
№ вывода
Назначение
1
вход адреса А1
2
вход разрешения выборки PB
3
вход разрешения записи
4
вход данных D1
5
выход Q1
6
вход данных D2
7
выход Q2
8
общий
9
выход Q3
10
вход данных D3
11
выход Q4
12
вход данных D4
13
вход адреса А4
14
вход адреса А3
15
вход адреса А2
16
напряжение питания
Электрические параметры
Электрические параметры
Номинальное напряжение питания
5 В ± 5 %
Выходное напряжение в режимах хранения и считывания
≤ 0,4 В
Напряжение на антизвонном диоде
≥ -1,5 В
Входной ток низкого уровня
≤ -1,6 мА
Выходной ток высокого
≤ 0,04 мА
Выходной ток высокого уровня в режимах выборки и хранения
≤ 20 мкА
Ток потребления
≤ 105 мА
Потребляемая статическая мощность на один бит
≤ 8,6 мВт
Время восстановления после записи
≤ 70 нс
Электрические параметры
Номинальное напряжение питания
5 В ± 5%
Выходное напряжение низкого уровня в режиме хранения «Н» в невыбранных адресах
≤ 0,4 В
считывания
≤ 0,4 В
Напряжение блокировки
≥ -1,5 В
Входной ток низкого уровня
≤ -1,6 мА
Входной ток высокого уровня
≤ 0,04 мА
Входной пробивной ток
≤ 1 мА
Выходной ток высокого уровня в режиме считывания при хранении «Н» в невыбранных адресах
≤ 20 мкА
Выходной ток высокого уровня в режиме считывания
≤ 20 мкА
Выходной ток в режиме хранения
≤ 20 мкА
Ток потребления
≤ 105 мА
Потребляемая статическая мощность на 1 бит
≤ 8,6 мВт
Время восстановления усилителя считывания после записи низкого уровня
≤ 70 нс
Время восстановления усилителя считывания после записи высокого уровня
≤ 70 нс
Время выборки разрешения для перехода из состояния низкого уровня в состояние высокого уровня
≤ 50 нс
Время выборки разрешения для перехода из состояния высокого уровня в состояние низкого уровня
≤ 50 нс
Время выборки адреса для перехода из состояния высокого уровня в состояние низкого уровня
≤ 60 нс
Время выборки адреса для перехода из состояния низкого уровня в состояние высокого уровня
≤ 60 нс
Время задержки выключения от входа разрешения выборки до выхода усилителя считывания
≤ 50 нс
Время задержки включения от входа разрешения выборки до выхода усилителя считывания
≤ 50 нс
Время задержки выключения от адресного входа до выхода усилителя считывания
≤ 60 нс
Время задержки включения от адресного входа до выхода усилителя считывания
≤ 105 нс
Зарубежные аналоги
SN7489N
SN7489J
Литература
Интегральные микросхемы и их зарубежные аналоги: Справочник. Том 2./А. В. Нефедов. - М.:ИП РадиоСофт, 1998г. - 640с.:ил.
Отечественные микросхемы и зарубежные аналоги: Справочник. Перельман Б. Л.,Шевелев В. И. "НТЦ Микротех", 1998г.,376 с. - ISBN-5-85823-006-7