7490

Описание
Микросхема 7490 содержит делитель на два и делитель на пять.
Работа схемы
Микросхема 7490 состоит из четырех триггеров, внутренне связанных между собой таким образом, что образуются два счетчика-делителя: один на 2 и другой на 5.
Все триггеры микросхемы 7490 имеют общий вход сброса Reset, с помощью которого показания счетчиков могут устанавливаться на 0 в любое время.
Первый триггер микросхемы 7490 внутренне не связан с остальными ступенями, благодаря чему возможны следующие варианты использования:- счет до 10. Выход Q0 соединяется с входом тактовых импульсов Clock1. Входной сигнал подается на вход Clock0, а выходной снимается с выхода Q3. Эта схема считает в двоичном коде до 9 и на десятом импульсе возвращается в состояние 0. Выводы 2, 3 и 6, 7 должны быть при этом соединены с общим проводом;
- счет до 2 и до 5. В этом случае первый триггер используется в качестве делителя на 2 (2:1), а второй, третий и четвертый триггеры — как делители на 5 (5:1);
- симметричный двоично-пятеричный делитель 10:1. Выход Q3 соединен с входом Clock0. В качестве входа тактовых импульсов используется Clock1. В этом случае на выходе Q0 получают импульсный сигнал прямоугольной формы с частотой в 10 раз меньшей, чем на входе.
Переключение микросхемы 7490 всегда происходит по отрицательному фронту тактового импульса. Через входы MS1 и MS2 осуществляется начальная установка.
Применение
Счетчик и делители 2:1, 5:1 и 10:1.
Производится следующая номенклатура микросхем: 7490, 74L90, 74LS90.
Тип микросхемы | 7490 | 74LS90 |
---|---|---|
Максимальная рабочая частота первого триггера, МГц | 32 | 32 |
Максимальная рабочая частота триггеров 2-4, МГц | 16 | 16 |
Ток потребления, мА | 32 | 9 |
Входы сброса/установки | Выходы | ||||||
---|---|---|---|---|---|---|---|
MR1 | MR2 | MS1 | MS2 | Q0 | Q1 | Q2 | Q3 |
1 | 1 | 0 | X | 0 | 0 | 0 | 0 |
1 | 1 | X | 0 | 0 | 0 | 0 | 0 |
X | X | 1 | 1 | 1 | 0 | 0 | 1 |
0 | X | 0 | X | Счёт | |||
X | 0 | X | 0 | Счёт | |||
0 | X | X | 0 | Счёт | |||
X | 0 | 0 | X | Счёт |