Микросхемы 155 серии
Онлайн справочник по микросхемам серии к155.
Перечень микросхем серии 155
- АГ1
- Одновибратор с логическим элементом на входе
- АГ3
- Сдвоенный одновибратор с повторным запуском
- АП1
- Формирователь разрядной записи и схема установки нуля
- ИВ1
- Приоритетный шифратор 8 каналов в 3
- ИВ3
- Приоритетный шифратор 9 каналов в 4
- ИД1
- Двоично-десятичный дешифратор с высоковольтным выходом
- ИД3
- Дешифратор-демультиплексор 4 линии на 16
- ИД4
- Сдвоенный дешифратор мультиплексор 2-4
- ИД7
- Высокоскоростной дешифратор
- ИД8
- Дешифратор для управления неполной матрицей 7x5 точек на дискретных светоизлучающих диодах
- ИД9
- Дешифратор для управления дискретной матрицей на светодиодах
- ИД10
- Двоично-десятичный дешифратор
- ИД11
- Дешифратор на 3 входа и 8 выходов для управления шкалой с заполнением
- ИД12
- Дешифратор на 3 входа и 8 выходов для управления шкалой со сдвигом одной точки
- ИД13
- Дешифратор на 3 входа и 8 выходов для управления шкалой со сдвигом двух точек
- ИД15
- Дешифратор для управления линейной светоизлучающей шкалой
- ИД24
- Высоковольтный двоично-десятичный дешифратор с ОК
- ИЕ1
- Декадный счетчик с фазоимпульсным представлением информации
- ИЕ2
- Двоично-десятичный четырехразрядный счетчик
- ИЕ4
- Счетчик-делитель на 12
- ИЕ5
- Двоичный счетчик
- ИЕ6
- Двоично-десятичный реверсивный счетчик
- ИЕ7
- Четырехразрядный двоичный реверсивный счетчик
- ИЕ8
- Делитель частоты с переменным коэффициентом деления
- ИЕ9
- Синхронный десятичный четырехразрядный счетчик
- ИЕ14
- Высокочастотный счетчик-делитель с программируемым коэффициентом деления
- ИМ1
- Одноразрядный полный сумматор
- ИМ2
- Двухразрядный (двоичный) сумматор
- ИМ3
- Четырехразрядный (двоичный) сумматор
- ИП2
- Восьмиразрядная схема контроля четности и нечетности
- ИП3
- Арифметико-логическое устройство
- ИП4
- Блок ускоренного переноса для арифметического узла
- ИП6-7
- 4 двунаправленных шинных усилителя
- ИР1
- Четырехразрядный универсальный сдвиговый регистр
- ИР13
- Восьмиразрядный реверсивный сдвиговый регистр
- ИР15
- Регистр четырехразрядный с тремя состояниями выхода
- ИР17
- Двенадцатиразрядный регистр последовательного приближения
- ИР32
- Четыре регистра на 4 разряда с открытым коллекторным выходом
- КП1
- Селектор-мультиплексор данных на 16 каналов со стробированием
- КП2
- Сдвоенный цифровой селектор-мультиплексор 4-1
- КП5
- Селектор-мультиплексор данных на 8 каналов
- КП7
- Селектор-мультиплексор данных на 8 каналов со стробированием
- ЛА1
- Два логических элемента 4И-НЕ
- ЛА2
- Логический элемент 8И-НЕ
- ЛА3
- Четыре логических элемента 2И-НЕ
- ЛА4
- Три логических элемента 3И-НЕ
- ЛА6
- Два логических элемента 4И-НЕ с большим коэффициентом разветвления по выходу
- ЛА7
- Два логических элемента 4И-НЕ с открытым коллекторным выходом и большим коэффициентом разветвления по выходу
- ЛА8
- Четыре логических элемента 2И-НЕ с открытым коллекторным выходом
- ЛА10
- Три логических элемента 3И-НЕ с открытым коллекторным выходом
- ЛА11
- Четыре высоковольтных логических элемента 2И-НЕ с открытым коллектором
- ЛА12
- Четыре логических элемента 2И-НЕ с высокой нагрузочной способностью
- ЛА13
- Четыре буферных логических элемента 2И-НЕ с открытым коллектором
- ЛА18
- Два логических элемента 2И-НЕ с мощным открытым коллекторным выходом
- ЛД1
- Два четырехвходовых логических расширителя по ИЛИ
- ЛД3
- Восьмивходовый расширитель по ИЛИ
- ЛЕ1
- Четыре логических элемента 2ИЛИ-НЕ
- ЛЕ2
- Два логических элемента 4ИЛИ-НЕ со стробирующим импульсом и расширяющими узлами
- ЛЕ3
- Два логических элемента 4ИЛИ-НЕ со стробированием
- ЛЕ4
- Три элемента 3ИЛИ-НЕ
- ЛЕ5
- Четыре логических элемента 2ИЛИ-НЕ
- ЛЕ6
- Магистральный усилитель - четыре логических элемента 2ИЛИ-НЕ
- ЛИ1
- Четыре логических элемента 2И
- ЛИ4
- 3 логических элемента 3И
- ЛИ5
- Два логических элемента 2И с мощным открытым коллекторным выходом
- ЛЛ1
- Четыре логических элемента 2ИЛИ
- ЛЛ2
- Два логических элемента 2ИЛИ с мощным открытым коллекторным выходом
- ЛН1
- Шесть логических элемента НЕ
- ЛН2
- Шесть инверторов с открытым коллекторным выходом
- ЛН3
- Шесть буферных инверторов с повышенным коллекторным напряжением
- ЛН5
- Шесть буферных инверторов
- ЛН6
- Шесть инверторов с элементом управления по входам и тремя состояниями на выходе
- ЛП4
- Шесть буферных формирователей с открытым коллектором
- ЛП5
- Четыре двухвходовых логических элемента исключающее ИЛИ
- ЛП7
- Два логических элемента 2И-НЕ с общим входом и двумя мощными транзисторами
- ЛП8
- Четыре буферных элемента с тремя состояниями и общей шиной
- ЛП9
- Шесть буферных формирователей с открытым коллектором и повышенным коллекторным напряжением
- ЛП10
- Шесть повторителей с элементом управления по входам и тремя состояниями на выходе
- ЛП11
- Шесть повторителей с раздельными элементами управления входами по двум и четырем повторителям с тремя состояниями на выходе
- ЛР1
- Два логических элемента 2-2И-2ИЛИ-НЕ, один расширяемый по ИЛИ
- ЛР3
- Логический элемент 2-2-2-3И-4ИЛИ-НЕ с возможностью расширения по ИЛИ
- ЛР4
- Логический элемент 4-4И-2ИЛИ-НЕ с возможностью расширения по ИЛИ
- ПП5
- Преобразователь логических сигналов из двоичного кода 8-4-2-1 в семисегментный
- ПР6
- Преобразователь двоично-десятичного кода в двоичный
- ПР7
- Преобразователь двоичного кода в двоично-десятичный
- РЕ3
- Программируемое ПЗУ емкостью 256 бит (32x8)
- РЕ21
- ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код знаков русского алфавита
- РЕ22
- ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код знаков латинского алфавита
- РЕ23
- ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код арифметических знаков и цифр
- РЕ24
- ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код дополнительных знаков
- РП1
- Матрица ОЗУ на 16 ячеек (4 x 4)
- РП3
- Регистровая память на 16 бит (8x2) с тремя состояниями на выходе
- РУ1
- ОЗУ на 16 бит (16 слов x 1 разряд) со схемами управления
- РУ2
- ОЗУ на 64 бит с произвольной выборкой (16 слов x 4 разряда)
- РУ5
- ОЗУ на 256 бит (256 слов x 1 разряд) со схемами разрядного и адресного управления
- РУ7
- ОЗУ на 1024 бит (1024 слов x 1 разряд) со схемами управления
- ТВ1
- JK-триггер с логикой на входе ЗИ
- ТВ15
- Два JK-триггера
- ТЛ1
- Два триггера Шмитта с логическим элементом на входе 4И-НЕ
- ТЛ2
- Шесть триггеров Шмитта-инверторов
- ТЛ3
- Четыре двухвходовых тригера Шмитта
- ТМ2
- Два D-триггера
- ТМ5
- Четыре D-триггера
- ТМ7
- Два D-триггера с прямыми и инверсными выходами
- ТМ8
- Счетверенный D-триггер
- ХЛ1
- Универсальный элемент для ЦВМ